Tutories

▷ Què són els lanes de l'processador i la importància en multi

Taula de continguts:

Anonim

En aquest article us explicarem que són els LANES de el processador. Però abans hem de conèixer que són els PCI Express (Peripheral Component Interconnect Express), abreujat oficialment com PCIe o PCIe, és un estàndard de bus d'expansió d'ordinador d'alta velocitat, dissenyat per reemplaçar els estàndards de bus més antics com PCI, PCI-X i AGP.

Índex de continguts

Què és la interfície PCI Express i com funciona

PCIe té nombroses millores pel que fa als estàndards més antics, que inclouen un major rendiment màxim de l'autobús de sistema, un menor recompte de pins d'E / S i una empremta física més petita, millor escalament de l'rendiment per als dispositius de l'bus, mecanisme més detallat de detecció i informe d'errors (Advanced Error Reporting, AER, i la funcionalitat nativa d'intercanvi en calent. a més, les revisions més recents de l'estàndard PCIe brinden suport de maquinari per a la virtualització d'e / S.

Et recomanem la lectura del nostre article sobre Millors processadors de mercat

Definida pel seu nombre de lans, la interfície elèctrica PCI Express també s'usa en una varietat d'altres estàndards, especialment la interfície de la targeta d'expansió per a PC portàtil ExpressCard i les interfícies d'emmagatzematge SATA Express i M.2. Les especificacions de format són mantingudes i desenvolupades pel PCI-SIG (PCI Special Interest Group), un grup de més de 900 companyies que també mantenen les especificacions convencionals de PCI. PCIe 3.0 és l'últim estàndard per a targetes d'expansió, que està en producció i disponible en PCs personals convencionals.

Topologia punt a punt

Conceptualment, el bus PCI Express és un reemplaçament en sèrie d'alta velocitat de l'autobús PCI / PCI-X anterior. Una de les diferències clau entre el bus PCI Express i el PCI anterior és la topologia de bus; PCI utilitza una arquitectura de bus paral·lel compartida, en la qual el host PCI i tots els dispositius comparteixen un conjunt comú d'adreces, dades i línies de control. En contrast, PCI Express es basa en una topologia punt a punt, amb enllaços serials separats que connecten cada dispositiu a el complex arrel. A causa de la seva topologia de bus compartit, l'accés a l'bus PCI més antic està arbitrat i es limita a un mestre alhora, en una sola direcció. A més, l'esquema de rellotge PCI més antic limita el rellotge de l'autobús a l'perifèric més lent de l'autobús. Per contra, un enllaç de bus PCI Express admet la comunicació dúplex entre dos punts finals, sense limitació inherent en l'accés simultani a través de múltiples punts finals.

En termes de protocol de bus, la comunicació PCI Express està encapsulada en paquets. El treball d'empaquetat i desempaquetat de dades i el tràfic de missatges d'estat és manejat per la capa de transacció de port PCI Express. Les diferències radicals en la senyalització elèctrica i el protocol de bus requereixen l'ús d'un factor de forma mecànic diferent i connectors d'expansió. Les ranures PCI i les ranures PCI Express no són intercanviables. A nivell de programari, PCI Express conserva la compatibilitat amb versions anteriors de PCI.

Què són els LANES PCI Express de l'processador

L'enllaç PCI Express entre dos dispositius pot constar d'un a 32 lanes. En un enllaç de diversos lans, les dades de l'paquet es divideixen en línies i el rendiment màxim de dades s'escala amb l'ample de l'enllaç general. El recompte de lans es negocia automàticament durant la inicialització de el dispositiu, i pot ser restringit per qualsevol dels punts finals. Per exemple, una targeta PCI Express d'un sol lane (× 1) es pot inserir en una ranura de diversos lans (× 4, × 8, etc.), i el cicle d'inicialització negocia automàticament el major recompte de lanes amb suport mutu. L'enllaç pot configurar dinàmicament per utilitzar menys lans, proporcionant una tolerància a fallades en cas que hi hagi lans defectuosos o poc fiables. L'estàndard PCI Express defineix ranures i connectors per a múltiples amples: × 1, × 4, × 8, × 12, × 16 i × 32. Això permet que el bus PCI Express serveixi per a ambdues aplicacions sensibles a el cost on no es necessita un alt rendiment, així com aplicacions de rendiment crític com gràfics 3D, xarxes i emmagatzematge empresarial.

Un lane es compon de dos parells de senyalització diferencial, amb un parell per rebre dades i l'altre per transmetre. Per tant, cada lane està compost per quatre cables o traces de senyal. Conceptualment, cada lane s'usa com un flux de bytes de dúplex complet, que transporta paquets de dades en format de "byte" de vuit bits simultàniament en ambdues direccions entre els punts finals d'un enllaç. Els enllaços físics de PCI Express poden contenir d'un a 32 lans, més precisament 1, 2, 4, 8, 12, 16 o 32 lanes. Els recomptes de lanes s'escriuen amb un prefix "×" (per exemple, "× 8" representa una targeta o ranura de vuit lans), sent × 16 la mida més gran d'ús comú. Les mides dels lanes també s'esmenten a través dels termes "ample" o "per", per exemple, una ranura de vuit carrils podria denominar-se "per 8" o com "8 lans d'ample".

Els lans PCIe s'utilitzen en alguns llocs dins del teu PC. La teva CPU té un cert nombre d'ells, al menys 16, connectats entre ell i al menys una ranura 16x a la placa base. Normalment aquests lanes s'usen per a targetes gràfiques, ja sigui amb una targeta que fa servir tot el canal o amb diverses targetes, cadascuna amb part de l'canal. Algunes CPU tenen més lans de targetes gràfiques, algunes de les CPU de la sèrie X d'Intel tenen fins a 40 o més.

Alguns lanes connecten la seva CPU a l'Platform Controller Hub (PCH). Intel crida a aquests lans DMI, però en realitat són el mateix que PCIe. Des del PCH, els lanes PCIe van al seu controlador SATA, al seu ranura M.2 compatible amb NVMe, als controladors USB ja diverses ranures PCIe a la placa base per coses com adaptadors de xarxa, targetes de sintonitzador de TV i altres. El PCH serveix com multiplexor i, en última instància, tots aquests dispositius han de compartir els lanes DMI disponibles quan es comuniquen amb la CPU o la memòria principal.

Et recomanem la lectura del nostre post sobre els millors processadors de mercat

Amb això finalitza el nostre article sobre els LANES de el processador i perquè serveixen. Esperem que us hagi resultat d'utilitat.

Tutories

Selecció de l'editor

Back to top button